一款0.16 mm2基于180 nm CMOS采用全局去偏斜的半速率8×2.5 Gb/s时钟转发架构接收机

杨力宏, 李世新, 韩晨曦, 云越恒, 刘术彬, 赵潇腾, 朱樟明

集成电路与嵌入式系统 ›› 2024, Vol. 24 ›› Issue (4) : 1-9.

PDF(20006 KB)
PDF(20006 KB)
集成电路与嵌入式系统 ›› 2024, Vol. 24 ›› Issue (4) : 1-9.
封面文章

一款0.16 mm2基于180 nm CMOS采用全局去偏斜的半速率8×2.5 Gb/s时钟转发架构接收机

    {{javascript:window.custom_author_cn_index=0;}}
  • {{article.zuoZhe_CN}}
作者信息 +

A 0.16 mm2 8×2.5 Gb/s clock-forwarding half-rate receiver with global de-skew in 180 nm CMOS

    {{javascript:window.custom_author_en_index=0;}}
  • {{article.zuoZhe_EN}}
Author information +
文章历史 +

本文亮点

{{article.keyPoints_cn}}

HeighLight

{{article.keyPoints_en}}

摘要

{{article.zhaiyao_cn}}

Abstract

{{article.zhaiyao_en}}

关键词

Key words

本文二维码

本文编辑

引用本文

导出引用
{{article.zuoZheCn_L}}. {{article.title_cn}}[J]. {{journal.qiKanMingCheng_CN}}, 2024, 24(4): 1-9
{{article.zuoZheEn_L}}. {{article.title_en}}[J]. {{journal.qiKanMingCheng_EN}}, 2024, 24(4): 1-9
中图分类号:

参考文献

参考文献

{{article.reference}}

基金

版权

{{article.copyrightStatement_cn}}
{{article.copyrightLicense_cn}}
PDF(20006 KB)

Accesses

Citation

Detail

段落导航
相关文章

/